1- یک حافظه با دو درگاه ( dual port ) تعریف کنید، که یک درگاه آن مخصوص نوشتن داده در لبه بالارونده کلاک و درگاه دیگر مخصوص خواندن داده است و خواندن داده از حافظه به دو صورت زیر باشد:

a. وابسته به کلاک نبوده و خروجی با تغییر آدرس خواندن در همان لحظه عوض شود ( Asynchronous Read ) .b در لبه بالارونده کلاک روی درگاه خروجی متناسب با آدرس وارد شده در لبه بالارونده کلاک روی درگاه خروجی رجیستر شود.

با مراجعه به گزارش سنتز بررسی کنید که کدام یک از دو پیاده سازی قسمت قبل، در حالت عادی روی Pistributed RAM ( Distributed RAM ) پیاده سازی میشود و کدام یک فقط روی CLB ها ( RAM\_STYLE ) قابل پیاده سازی است .سپس با مراجعه به راهنمای XST و به کمک Synthesis Attribute به نام Distributed کاری کنید که مورد اول هم به شکل Distributed پیاده سازی شود.

با مراجعه به راهنمای XST ، بررسی کنید که برای آن نوع از حافظه که خواندن و نوشتن داده هر دو در لبه بالارونده کلاک انجام میشوند، مفهوم Read First و Write First چیست( توضیح دهید .)

Y- یکی از مباحث مهم در پیادهسازی لایه های فیزیکی سیستمهای انتقال داده، تشخیص دنباله های خاص در رشته های پیوسته ورودی داده میباشد .در این مسأله یک شناساگر دنباله (sequence detector) برای دنباله ...3,0,1,2... از چپ به راست پیاده سازی کنید ( ورودی شناساگر یک عدد دو بیتی بدون علامت است .)توجه کنید که شناساگر را باید به شکل یک FSM توصیف کنید و نیازی به طراحی مدار در سطح پایین نیست .ضمنا پیاده سازی این مسأله به هر دو شکل Mealy و Moore ممکن میباشد.

۳ – یک مدار Shift Register بیتی با قابلیتهای reset و Parallel Load و Shift Register تعریف کنید .برای ورود داده ورودی یک بیتی ShiftOut و برای خروج داده خروجی یک بیتی ShiftOut را در نظر بگیرید .اولویت سیگنالهای کنترلی مدار به ترتیب زیر است:

Shift right-4 Shift Left-3 Parallel Load-2 reset-1 و Shift Right و Shift Right را جا به جا کنید.

تغییراتی را اعمال کنید که اولویت سیگنال های کنترلی عوض نشود، اما چنانچه سیگنال های Reset و Parallel Load هر دو صفر و سیگنال های Shift Register و Shift Right هر دو یک باشند، محتوی و خروجی Shift Register بدون تغییر باقی بماند. ۴ ـ یک مدار ضرب کننده با شرایط زیر بنویسید:

- ورودی های آن دو عدد ۸ بیتی بدون علامت باشد.
- ساختار آن دارای ۲ مرحله pipeline باشد( تأخیر ورودی به خروجی ۲ کلاک است .)به کمک کد نویسی و قابلیت Xilinx XSTدر تفسیر کدهای ضرب pipeline (توضیحات کلاس درس)
- بر روى CLB ها پياده سازى شود و نه بلوكهاى DSP48 ( به كمك Synthesis Attribute به نام PSP4E )